Design of Robust, Energy-Efficient Full Adders for

Deep-Submicrometer Design Using Hybrid-CMOS Logic Style

طراحی تمام جمع­ کننده­ های مقاوم و انرژی کارآمد برای طراحی­ های زیرمیکرون با استفاده از سبک منطق CMOS هیبرید

ما با استفاده از سبک طراحی CMOS هیبرید، طراحی جدیدی را برای یک تمام جمع­ کننده یک بیتی  ارائه می­کنیم. تلاش برای رسیدن به قابلیت درایو مناسب، مقاوم بودن در برابر نویز و عملکرد با توان پایین برای تکنولوژی زیرمیکرون، تحقیق ما را به سمت بررسی طراحی سبک CMOS هیبرید هدایت کرد. سبک طراحی CMOS هیبرید از مدارهای سبک منطق CMOS مختلفی برای ساختن تمام­ جمع­ کننده­ هایی با عملکرد مطلوب استفاده می­کند.  با استفاده از این روش، درجه آزادی بیشتری برای طراح فراهم می­شود تا محدوده گسترده ­ای از کاربردها را در نظر بگیرد و در نتیجه مشکلات طراحی تا حد قابل توجهی کاهش می­یابند. ما تمام جمع­ کننده­ های CMOS هیبرید را بر اساس ساختار به سه دسته کلی تقسیم می­کنیم. با استفاده از این دسته ­بندی می­توان بسیاری از طراحی­ های جمع­ کننده ­ها را متصور شد. ما طراحی تمام جمع­ کننده جدیدی را پیشنهاد می­کنیم که به یکی از دسته­ های پیشنهادی تعلق دارد.

تمام جمع­ کننده پیشنهادی مبتنی بر یک مدار XOR-XNOR جدید است که خروجی­های نوسان کامل XOR و XNOR را به طور همزمان تولید می­کند. این مدار بهتر از همتاهای خود عمل می­کند و 5%-37% بهبود در حاصل ضرب توان-تأخیر نشان می­دهد. یک طبقه خروجی CMOS هیبرید نیز پیشنهاد شده است که از سیگنال­های همزمان XOR-XNOR استفاده می­کند. این طبقه خروجی قابلیت درایو خوبی دارد که امکان کسکید کردن جمع­ کننده­ ها را بدون نیاز به قرار دادن بافر بین طبقات کسکید شده فراهم می­سازد. در مقایسه با بهترین همتای خود، این طرح به 40% کاهش در PDP می­رسد.

ما در طی آزمایش­ها متوجه شدیم که به هنگام کار با ولتاژهای تغذیه پایین، بسیاری از جمع­ کننده­ ها از مشکلات نوسان پایین و نویز بالا رنج می­برند. تمام جمع­ کننده پیشنهادی انرژی کارآمد است و بدون مصالحه­ ی قابلیت درایو و قابلیت اطمینان، بهتر از چندین تمام جمع­ کننده استاندارد عمل می­کند. مدار تمام جمع ­کننده جدید با تمامیت سیگنال و قابلیت درایوعالی به طور موفقیت­ آمیزی در ولتاژهای پایین عمل می­کند. برای ارزیابی عملکرد تمام جمع­ کننده جدید در یک مدار واقعی، آن را در یک جمع ­کننده آرایه ­ای چهار عملوندی 4 و 8 بیتی با جمع­ کننده انتشار رقم نقلی نهایی پیاده ­سازی کردیم. جمع ­کننده جدید در مقایسه با تمام جمع­ کننده­ های استاندارد، عملکرد بهتری نشان داد.

لینک داونلود مقاله انگلیسی

برای دریافت ترجمه فارسی مقاله، تقاضای خود را به ایمیل وبلاگ ارسال کنید.

electronicsage@yahoo.com

  موضوعات برق با ترجمه، متون انگلیسی با ترجمه فارسی برق، مقالات الكترونيك انگليسي با ترجمه، مقاله انگلیسی برق و ترجمه فارسی، مقاله در مورد برق انگلیسی با ترجمه، مقالات برق و الکترونیک با ترجمه، تحقیق انگلیسی با ترجمه برای رشته برق، مقاله انگلیسی رشته برق با ترجمه، ترجمه متون تخصصی انگلیسی رشته برق، ترجمه مقالات برق با متن اصلی، مقاله انگلیسی با موضوع برق و الکترونیک ، ترجمه انگلیسی برق،   متن ترجمه شده برق،   متن های ترجمه شده فارسی در مورد برق، مقاله انگلیسی برق با ترجمه، مقاله برق همراه با ترجمه، پرو‍ژه انگليسي برق با ترجمه فارسي، برق با ترجمه، تحقیق انگلیسی برق با ترجمه، متنهای ترجمه شده انگلیسی در مورد برق، کتاب انگلیسی برق با ترجمه فارسی، متن انگلیسی برق با ترجمه فارسی، مقاله انگلیسی برق با ترجمه فارسی، الکترونیک، قدرت، مخابرات، کنترل، بانک مقالات انگلیسی برق با ترجمه فارسی، مقاله IEEE با ترجمه فارسی، مقاله انگلیسی با موضوع قدرت با ترجمه فارسی